Community Translation - Different CS# Pin Assignments for HyperFlash and HyperRAM Devices - KBA218905

Tip / Sign in to post questions, reply, level up, and achieve exciting badges. Know more

cross mob
keni_4440091
Level 7
Level 7
500 replies posted 100 solutions authored 50 solutions authored

Hi

I want to translate KBA218905, please confirm to my work.

Regards,

Nino

0 Likes
2 Replies
JennaJo
Moderator
Moderator
Moderator
1000 replies posted 750 replies posted 500 replies posted

Hi, Nino-san

Confirm to work this KBA.

Thanks

Jenna

Jenna Jo
0 Likes

タイトル:HyperFlashHyperRAMデバイスのCS#ピンアサイメントの違い – KBA218905

バージョン 3

content.librarian 2017/03/22 0:54 に作成。MichaelF_56  2017/09/01 17:35 に変更。

Version: **

質問:

HyperFlashHyperRAMは何故異なるCS#ピンアサイメントですか?

回答:

HyperRAMHyperFlashデバイスは、下記の接続ダイアグラムで図示されているように、CS#以外は同じ信号をシェアしています。シングルバスでHyperFlashおよびHyperRAMを実装すると、Quad SPI/SDRAMソリューションと比較して、ピンおよびバスの数を削減できます。幾つかの設計ではスペース制約があり、2つのメモリーパッケージに対応できません。HyperFlashおよびHyperRAMの両方に対応する1つのフットプリントを持つことで、設計でHyperFlashHyperRAMまたはHyperFlashHyperRAMの任意の組み合わせを使用することができます。これはマルチチップパッケージ(MCP)でHyperRAMおよびHyperFlashの組み合わせも可能にし、CS#以外の全ての信号をシェアすることができます。

pastedImage_2.png

156 閲覧 カテゴリ: Other タグ:

0 Likes