2 Replies Latest reply on Mar 10, 2020 2:59 AM by TakashiM_61

    MB96F6B6R_About Influence of PLL jitter on LIN clock frequency accuracy

    noha_3407421

      The data sheet specifies that PLL phase jitter=±5ns.

       

      The clock settings are as follows.

      -----------------------

      CLKMC=8MHz

      PLLCRのVMS=4,PMS=2

      CLKVOC=64MHz

      CLKPLL=16MHz

       

      CLKB=16MHz (PLL)

      CLKP1=4MHz (1/4PLL)

      CLKP2=8MHz (CLKMC)

       

      *CLKP1=4MHz is used as the LIN clock source.

      -----------------------

       

      The frequency accuracy of the main oscillator is TOTAL ± 0.27%.

       

      Q.

      What is the maximum frequency accuracy when jitter is considered in this configuration?

       

      Best Regards,

      Harukawa

       

      --------------------------------------------------

      MB96F6B6R PLLジッタのLINクロック周波数精度への影響について

       

      首記の件、考え方が分からないので教えてください。

      データシート上はPLL 位相ジッタ=±5nsの規定があります。

       

      現状クロックの設定は

      外部セラロック

      CLKMC=8MHz

      PLLCRのVMS=4、PMS=2で

      CLKVOC=64MHz

      CLKPLL=16MHz

       

       

      CLKB=16MHz (PLL)

      CLKP1=4MHz (1/4PLL)

      CLKP2=8MHz (CLKMC)

      としています。

      LINのクロックソースは CLKP1=4MHzとなります。

       

      メイン発振器の周波数精度はTOTAL±0.27%

      この構成でジッタを考慮した場合の周波数精度は最大いくつといえるのでしょうか?

      考え方を含めて教えていただけると助かります。