2 Replies Latest reply on Feb 25, 2020 8:59 AM by ViSh_3577471

    关于PSoC6中ADC跟DAC问题

    ViSh_3577471

      您好,请教几个问题:

      1.关于ADC,请问如果我设置成单端输入,Vref=1.2V,vneg=Vref,单端输入范围是0-2.4V吗?

      并且,如果我输入了负压,比如-1V,会损坏ADC吗?采集到的数字量是多少?

      2.关于VDAC,在配置引脚时会有个绿色IO引脚P9[6]跟其他黄色IO引脚,请问绿色是系统推荐引脚,但是我也可以用其他引脚对吗?

      输出notice detail中"UnusedBondedIO" option under "Configuration" to disallow the use of all bonded unused pins这个配置在哪里?

      3.关于IDAC,我想用套件中的IDAC搭建VDAC实现0-3.3v电压输出,请问需要怎么接线跟配置,可以借助系统中的运放实现吗?

      4.另外,请问PSoC-062-ble套件中的ADC、VDAC、通信、运放是集成在CPU芯片当中吗?我想把上述几个功能的芯片以及全部的IO引脚端口、typeC烧写功能抽离出来,请问需要哪几个芯片?

      谢谢,祝好!

        • 1. Re: 关于PSoC6中ADC跟DAC问题
          LinglingG_46

          1.关于ADC,请问如果我设置成单端输入,Vref=1.2V,vneg=Vref,配置如下图所示,单端输入范围是0-2.4V吗? 并且,如果我输入了负压,比如-1V,会损坏ADC吗?采集到的数字量是多少?

          Answer : 是的,当negative input 设置成Vref时间,输入范围是Input range is 0.0 to Vref*2.  如果是-1v不会损坏ADC,在单端测量里面没有负电压的概念,如果你想测量负电压,可以选择差分的方式。

          2.关于VDAC,在配置引脚时会有个绿色IO引脚P9[6]跟其他黄色IO引脚,请问绿色是系统推荐引脚,但是我也可以用其他引脚对吗?

          输出notice detail中"UnusedBondedIO" option under "Configuration" to disallow the use of all bonded unused pins这个配置在哪里?

          Answer :所有可以用作模拟功能的IO管脚都可以作为这个VDAC的输出,你所说的这一点请详细描述。

          3.关于IDAC,我想用套件中的IDAC搭建VDAC实现0-3.3v电压输出,请问需要怎么接线跟配置,可以借助系统中的运放实现吗?

          Answer :IDAC是电流输出,外部加电阻就可以模拟DA功能了。

          4.另外,请问PSoC-062-ble套件中的ADC、VDAC、通信、运放是集成在CPU芯片当中吗?我想把上述几个功能的芯片以及全部的IO引脚端口、typeC烧写功能抽离出来,请问需要哪几个芯片?

          谢谢,祝好!

          Answer :PSoC-062-ble 套件中的ADC,VDAC,运放都是集成在一颗IC上面的。

          1 of 1 people found this helpful
          • 2. Re: 关于PSoC6中ADC跟DAC问题
            ViSh_3577471

            感谢您的耐心答复。

            还有些问题想麻烦您:

            1.请问ADC的输入阻抗是多大呢?

            2.关于模块跟引脚关系。比如我想使用运放模块,正负输入端的IO引脚选择是不是没有限制?这些模块在硬件上难道不是固定跟某些引脚绑定的吗,为什么可以从任意引脚输入到运放的正负端口。

             

            3.psoc-62套件有多路复用器,AMuX应该是单电源供电,是只能通过正极性的信号吗?另外,我是想要单刀双掷模拟开关的功能,请问AMUX跟AMUX硬件复用器有什么使用区别呢?

            4.我在使用VDAC,进行引脚选择配置时,如下图所示,最上方的引脚是绿色图标P9[6],剩余引脚都是黄色图标,请问绿色、黄色引脚区别?

            为VDAC选择引脚时候会提示:P9[6]" are not used in your current design but have been connected in order to route the design.

            祝您一切顺利!