電源未投入時、IO端子への電圧印加時の動作

Tip / ログイン to post questions, reply, level up, and achieve exciting badges. Know more

cross mob
RyYo_1406951
Level 5
Level 5
100 replies posted 50 replies posted 25 replies posted

電源未投入時(VDD=0V)、VDD,VSS以外の端子(IO端子等)に電圧を印加した際、
PSoC内にリーク電流が流れると思います。

PSoCにリーク電流が流れた際、どのような動作(影響)が考えられますか?
・リーク電流がVDDに流れ、正常でない動作を行う可能性?
・リーク電流がIO端子に流れ、IO端子につながっているLED等が動作する可能性?
・リーク電流がグランドに流れ、動作には異常なし?

また、電源未投入時に、VDD,VSS以外の端子(IO端子等)に電圧を印加することは推奨されますか?

0 件の賞賛
1 解決策
Takashi_M
Moderator
Moderator
Moderator
1000 replies posted 500 solutions authored 750 replies posted

先ず前提として、電源未投入時にIO端子(GPIO)に電圧を印加することは推奨いたしません。

今回のケースではGPIOピンがデバイス内部でPull up DiodeでVDDに繋がっていますのでリーク電流が発生し、これ自体が問題と考えます。

元の投稿で解決策を見る

0 件の賞賛
1 返信
Takashi_M
Moderator
Moderator
Moderator
1000 replies posted 500 solutions authored 750 replies posted

先ず前提として、電源未投入時にIO端子(GPIO)に電圧を印加することは推奨いたしません。

今回のケースではGPIOピンがデバイス内部でPull up DiodeでVDDに繋がっていますのでリーク電流が発生し、これ自体が問題と考えます。

0 件の賞賛