cancel
Showing results for 
Search instead for 
Did you mean: 

USB Superspeed Peripherals

NoLe_4131831
New Contributor II

pastedImage_0.png

如上圖, 我想知道 MIPI CSI-2 Inputs (Timing) 的 H-Active(us) 跟 CX3 MIPI Interface Configuration 的 H-Active(us) 之間的關係

我已經知道 MIPI CSI-2 Inputs (Timing) 的 H-Active(us) 是經由 [H-Active(pixel) * pixel depth] / (2*CSI Clock*Lane) 計算得出, 那 CX3 MIPI Interface Configuration 的 H-Active(us) 的計算公式為何? 他們兩個之間的關係又是如何?

再者我想知道, CX3 MIPI Interface Configuration 的 PHY Time Delay Value 的意義, 我知道這是如何計算得出的, 我想知道的是, 這個數值實際在 Timing 上的影響是什麼?為什麼要設定這個數值?

謝謝

0 Likes
1 Solution
YiZ_31
Moderator
Moderator

CX3 MIPI Interface Configuration 的 H-Active(us) 的計算公式為H-Active(pixel) /PCLK*(Input video format depth/Output video format depth)

PHY Time Delay是用来控制LP Mode到 HS Mode转换的时间,这一点KBA已经说的很清楚了。

View solution in original post

0 Likes
3 Replies
YiZ_31
Moderator
Moderator

CX3 MIPI Interface Configuration 的 H-Active(us) 的計算公式為H-Active(pixel) /PCLK*(Input video format depth/Output video format depth)

PHY Time Delay是用来控制LP Mode到 HS Mode转换的时间,这一点KBA已经说的很清楚了。

View solution in original post

0 Likes
NoLe_4131831
New Contributor II

-PHY Time Delay是用来控制LP Mode到 HS Mode转换的时间,这一点KBA已经说的很清楚了。

-是的,這點我清楚(LP Mode到 HS Mode转换的时间)。但是他計算出來的實際轉換時間是多少有辦法得知嗎?因為照公式計算出來的值只會是一個數字而沒有單位,這樣對於實際應用上的調整缺乏一個客觀的關係,只能依賴經驗。

0 Likes
YiZ_31
Moderator
Moderator

請參考CX3 TRM 1.10.12節:

pastedImage_0.png

0 Likes