cypress专家你好:
这个FX3固件是把FX3的SPI flash中的bit文件下载到lattice FPGA运行,FX3 GPIF口是被配置成FPGA的slave fifo的,同时FX3在上位机上被枚举成一个UVC标准设备,怎样将它改到Xilinx zynq开发板上运行,并且FPGA的bit文件不用放在FX3的SPI器件中,直接存放在FPGA开发板上?谢谢
已解决! 转到解答。
Hi,
这个lattice的参考设计是一个标准设计,FPGA的源代码暂未开放,如有需求您可以联系lattice那边试试。如果您想使用自己的FPGA,还是建议参考https://www.cypress.com/documentation/application-notes/an65974-designing-ez-usb-fx3-slave-fifo-interface
Regards,
Eddie
Hi,
这个lattice的参考设计是一个标准设计,FPGA的源代码暂未开放,如有需求您可以联系lattice那边试试。如果您想使用自己的FPGA,还是建议参考https://www.cypress.com/documentation/application-notes/an65974-designing-ez-usb-fx3-slave-fifo-interface
Regards,
Eddie
已经将AN65974从xilinx spartan6移植到了xilinz zynq7020上了,怎样进一步将UVC加到AN65974的FX3固件程序中,使它被windows认作是个"照相机"?另外,怎样取得FX3从图像设备(CMOS sensor或FPGA)接收到的一帧图像数据的安放RAM的“指针 ”并给其加上UVC Header?谢
FX3 slave fifo sync 固件初始化时,
static void
CyFxUvcAppGpifInit (
void)
{
CyU3PReturnStatus_t apiRetStatus;
CyU3PDebugPrint (4, "CyFxUvcAppGpifInit...\r\n");
/* Load the GPIF configuration for Slave FIFO sync mode. */
apiRetStatus = CyU3PGpifLoad (&CyFxGpifConfig);
if (apiRetStatus != CY_U3P_SUCCESS)
{
CyU3PDebugPrint (4, "CyU3PGpifLoad failed, Error Code = %d\n",apiRetStatus);
CyFxAppErrorHandler(apiRetStatus);
}
#if (CY_FX_SLFIFO_GPIF_16_32BIT_CONF_SELECT == 0)
CyU3PGpifSocketConfigure (0,CY_U3P_PIB_SOCKET_0,3,CyFalse,1);
CyU3PGpifSocketConfigure (3,CY_U3P_PIB_SOCKET_3,3,CyFalse,1);
#else if #if (CY_FX_SLFIFO_GPIF_16_32BIT_CONF_SELECT == 1)
CyU3PGpifSocketConfigure (0,CY_U3P_PIB_SOCKET_0,3,CyFalse,1);
CyU3PGpifSocketConfigure (3,CY_U3P_PIB_SOCKET_3,3,CyFalse,1);
#endif
/* Start the state machine. */
apiRetStatus = CyU3PGpifSMStart (RESET,ALPHA_RESET);
if (apiRetStatus != CY_U3P_SUCCESS)
{
CyU3PDebugPrint (4, "CyU3PGpifSMStart failed, Error Code = %d\n",apiRetStatus);
CyFxAppErrorHandler(apiRetStatus);
}
}
这个函数初始化Slave Fifo Sync GPIF;
apiRetStatus = CyU3PDmaChannelCreate (&glChHandleSlFifoPtoU,
CY_U3P_DMA_TYPE_MANUAL, &dmaCfg);
这个函数创建一个DMA缓冲区;
那么创建的这个DMA缓存是如何和GPIF关联起来的?
另外,U2P和P2U 分别指什么(是什么的缩写)?
谢谢
CYUSB3KIT-003运行https://community.cypress.com/t5/USB-Superspeed-Peripherals/FX3-slave-FIFO-to-UVC/m-p/44377这个帖子里cypress专家提供的attachment UVC_SLaveFifo_Header.zip,但debug uart里显示:
查看源代码uvc.c:
这是表示USB中断了么,什么原因造成的?谢谢