DDR/QDR™同期SRAMのクロック位相ジッターの性質 - KBA89153 - Community Translated (JA)
Employee
7 03, 2020
12:14 AM
- RSS フィードを購読する
- 新着としてマーク
- 既読としてマーク
- ブックマーク
- 購読
- 印刷用ページ
- 不適切なコンテンツを報告
7 03, 2020
12:14 AM
Community Translated by YoTa_1693656 Version: **
Translation - English: Nature of Clock Phase Jitter in DDR/QDR™ Sync SRAM – KBA89153
質問:
DDR / QDR™Sync SRAMのtKC Var(クロック位相ジッター)で指定されているジッターのタイプは何ですか?
回答:
QDRコンソーシアムは、入力クロックの位相ジッターをcycle-to-cycleジッターとして正式に指定しています。
cycle-to-cycleジッターは、隣接する2つのクロックサイクル間のクロック周期測定値の変化を測定します。数学的には、サイクル間ジッタは次のように表すことができます。
Tcycle(n)–Tcycle(n+1)
ここで、Tcycle(n)およびTcycle(n+1)は、制御されたエッジで測定された2つの隣接するサイクルです。
入力クロックKのさまざまなサイクルを示す次の図を考えます。
QDR/DDR Sync SRAMが250 MHzで動作するとします。
その場合、Kクロック周期は理想的には4 nsにする必要があります。
・ジッタがゼロの場合、Tcycle(n)= Tcycle(n+1)= 4 ns
・Tcycle(n)=4 nsおよびTcycle(n+1)=3.9 nsの場合、ジッターは(4ns-3.9ns=0.1nsになります。
この計算されたジッタは、適切な動作のためにデータシートで指定されたtKC Varパラメータ以下である必要があります。
この記事を評価:
コメント
Level 7
12 17, 2020
05:59 PM
- RSS フィードを購読する
- トピックを新着としてマーク
- トピックを既読としてマーク
- ブックマーク
- 購読
- 印刷用ページ
- 不適切なコンテンツを報告
No modification