Community Translation - HOLD* signal in SPI NVSRAM

Tip / Sign in to post questions, reply, level up, and achieve exciting badges. Know more

cross mob
KaKi_1384211
Level 6
Level 6
100 replies posted 50 replies posted 50 questions asked

Hi Jenna-san,

I want to translate the following KBA into Japanese, please confirm to my work.

HOLD* signal in SPI NVSRAM

Thanks and regards,

Kiku

0 Likes
2 Replies
JennaJo
Moderator
Moderator
Moderator
1000 replies posted 750 replies posted 500 replies posted

Hi, Kiku-san

Confirm to work this KBA.

Thanks

Jenna

Jenna Jo
0 Likes

Hi Jenna-san,

Thank you for your confirmation

I have translated the following KBA to Japanese.

HOLD* signal in SPI  NVSRAM

_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/

【タイトル】

SPI NVSRAMHOLD*ピンについて

【質問】

シリアルNVSRAMHOLD*ピン(アクティブLow) がアサートされている際、ライン(シリアル入力SI、シリアル出力SO

または クロックSCK) Lowにプルダウンする必要がありますか?

【回答】

HOLD*ピンをアサートするためには、最初にSCKLowにする必要があります。

HOLD*ピンがアサートされる(Lowになる) と、シルアル転送は中断、または 一時停止され、進行中のSPI通信はリセットされません。

この状況下ではSIラインの入力は無視され、SOラインは高インピーダンス状態になります。

HOLD*信号がアサートされている間、SCKラインがトグルする場合があります。

中断されたSPI通信を再開するためにHOLD*信号をディアサート(Highになる) する場合、HOLD*Highにする前にSCKLowにする

必要があります。

_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/

Thanks and regards,

Kiku

0 Likes