Community Translation - Cypress SPI NOR flash reference schematic - KBA230681

Tip / Sign in to post questions, reply, level up, and achieve exciting badges. Know more

cross mob
KaKi_1384211
Level 6
Level 6
100 replies posted 50 replies posted 50 questions asked

Hi,

I want to translate KBA230681 into Japanese, please confirm to my work.

Cypress SPI NOR flash reference schematic - KBA230681

Thanks and regards,

Kiku

0 Likes
2 Replies
JennaJo
Moderator
Moderator
Moderator
1000 replies posted 750 replies posted 500 replies posted

Hi,Kiku-san

Confirm to work to this KBA.

Thanks

Jenna

Jenna Jo
0 Likes

Hi Jenna-san,

Thank you for your confirmation

I have translated KBA230681 to Japanese.

Cypress SPI NOR flash reference schematic - KBA230681

_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/

【タイトル】

Cypress SPI NOR Flash Memoryのリファレンス回路図 - KBA230681

【質問】

Cypress SPI NOR Flash Memoryのリファレンス回路図はありますか?

【回答】

Cypress SPI NOR Flash Memoryは、追加のコンポーネントなしで、メモリーコントローラーに直接接続できます。

但し、CS#信号にプルアップ抵抗を使用して、安全で適切なパワーアップ、及び パワーダウンの仕様を遵守してください。

Cypress SPI NOR Flash Memoryのリファレンス回路図をS25FL512Sを例として、下記に示します。

参考回路図 :

pastedImage_7.png

最良事例 :

1. 基板デザインにて、IBISモデルを使用してデジタル信号のシグナル・インテグリティを確保するシミュレーションの実行を推奨します。

   Cypress Flash Memory用のIBISモデルは、https://www.cypress.com/products/serial-nor-flash-memory “Design Models” タブにあります。

2. デジタル信号のシグナル・インテグリティを確保するシミュレーション結果に基づいて、SPI信号に直列終端抵抗を追加できます。

3. HOLD#WP#、及び RESET#ピンには、弱い内部プルアップ抵抗が接続されているため、使用しない場合はオープン状態にできます。

4. NCDNU、及び RFUピンは未接続(オープン) 状態であることを推奨します。

Cypress SPI NOR Flash Memoryのレイアウトガイドラインは、次のアプリケーションノート AN98508 に記載されています。

_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/_/

Thanks and regards,

Kiku

0 Likes