- Mark as New
- Bookmark
- Subscribe
- Mute
- Subscribe to RSS Feed
- Permalink
- Report Inappropriate Content
Hi,
I translated following one into Japanese.
Pin Mapping Differences Between EZ-BLE PRoC Evaluation Board (CYBLE-212019- EVAL) and BLE Pioneer Kit (CY8CKIT-042-BLE) - KBA210896
https://community.cypress.com/docs/DOC-10648
=========================
タイトル:
EZ-BLE PRoC評価ボード(CYBLE-212019- EVAL) と BLEパイオニアキット(CY8CKIT-042-BLE) とのピンマッピングの違い
質問:
EZ-BLE™ PRoC™ 評価ボード(CYBLE-212019-EVAL)のJ1及びJ2ヘッダーに露出したピンとBLEパイオニアキット(CY8CKIT-042-BLE)のJ10及びJ11ヘッダーで求められるピンとの違いは何ですか?
回答:
露出したピンの間で違いがあります。EZ-BLE PRoC評価ボードのクイックスタートガイドは、BLEパイオニアキットと共にボードをどのように使うか及びピンマッピングの違いを説明しています。詳細は以下になります。
Figure 1 は、BLEパイオニアキットのJ10及びJ11ヘッダーを示します。
Figure 1. J10 and J11 Headers on BLE Pioneer Kit
Fiture 2 のように、EZ-BLE PROC評価ボードをこれらのヘッダーに差し込むことができます。
Figure 2. EZ-BLE PRoC Evaluation Board Plugged on BLE Pioneer Kit
Figure 3 は、EZ-BLE PRoCモジュール(CYBLE-212019-00)のファンアウトボードであるEZ-BLE PRoC評価ボード(CYBLE-212019-EVAL)のピン配列および詳細を示します。
Figure 3. EZ-BLE PRoC Evaluation Board (CYBLE-212019-EVAL) Pinout
EZ-BLE PRoCモジュールは、BLEパイオニアキット用のGPIOの一部が露出しています。したがって、モジュール用の評価ボードは、モジュールのどのポートにもマップされていないピンがあります。さらに、評価ボードのJ1及びJ2ヘッダー上に露出したいくつかのピンは、BLEパイオニアキットのJ10及びJ11ヘッダで求められるピンと違いがあります。Table 1 はピンマッピングを示していて、差分がハイライトされています。Table 1 では、評価ボードで有効でないピンはNC(未接続)と記入しています。
Table 1. Complete Pin Mapping
CY8CKIT-042-BLE J11 Header | CYBLE-212019-EVAL J2 Header | CY8CKIT-042-BLE J10 Header | CYBLE-212019-EVAL J1 Header | |
VDDD | VDD* | VDDA | VDD[1] | |
VREF | VREF | VDDR | VDDR | |
XRES | XRES | GND | GND | |
GND | GND | GND | GND | |
P0_0 | NC | P2_0 | P2_0 | |
P0_1 | NC | P2_1 | P0_5[2] | |
P0_2 | NC | P2_2 | P2_2 | |
P0_3 | NC | P2_3 | P2_3 | |
P0_4 | NC | P2_4 | P2_4 | |
P0_5 | NC | P2_5 | P0_42 | |
P0_6 | P0_6 | P2_6 | P2_6 | |
P0_7 | P0_7 | P2_7 | P3_52 | |
P1_0 | P1_0 | P3_0 | NC | |
P1_1 | NC | P3_1 | NC | |
P1_2 | NC | P3_2 | P3_2 | |
P1_3 | NC | P3_3 | P3_3 | |
P1_4 | P1_4 | P3_4 | P3_4 | |
P1_5 | P1_5 | P3_5 | P3_5 | |
P1_6 | P1_6 | P3_6 | P3_6 | |
P1_7 | P1_7 | P3_7 | P3_7 | |
P4_0 | NC[3] | |||
P4_1 | NC | |||
P5_0 | P5_0 | |||
P5_1 | P5_1 |
[1] EZ-BLE PRoCモジュールは、PRoC BLEのデジタル電源とアナログ電源をショートします(青くハイライトされた行)
[2] BLEで求められるピンとの違い(黄色くハイライトされた行)
[3] EZ-BLE PRoCモジュールはP4_0ピンがあります。しかしながら、このピンはEZ-BLE PRoC評価ボードの変調コンデンサ(Cmod)に接続され、J1ヘッダには露出していません。
注:EZ-BLE PRoCモジュールは、 PSoC® CreatorTM 3.3 SP1以降のバージョンでサポートされています。EZ-BLE PRoCモジュール及びEZ-BLE PRoC評価ボードで有効なGPIOに制限がありますが、PRoC BLE siliconで有効な全ての機能は、EZ-BLE PRoCモジュールで有効です。唯一の例外は、1本指及び2本指のジェスチャーを行うCapSense® ジェスチャーコンポーネントです。このコンポーネントは、EZ-BLE PRoC モジュールでは有効ではありません。
Applicable Kits
Table 2. Applicable Kits
EZ-BLE PRoC Evaluation Board | PRoC BLE Modules | PSoC 4 BLE Modules | ||
CYBLE-212019-EVAL | CY5671 | CY5674 | CY8CKIT-142 | CY8CKIT-141 |
YES | NO | NO | NO | NO |
Headers (on CYBLE-212019-EVAL)
Table 3. Usage Description
Headers | Usage Description |
J3 | VDDDとVDDRをショートするのに使用。 注:CY8CKIT-042-BLEでVDDDとVDDRはショートされるので、CYBLE-212019-EVALをCY8CKIT-042-BLEに挿入するなら、J3は無視することが可能です。しかしながら、CYBLE-212019-EVALを単独で使うなら、アプリケーションの要求をもとにショートする必要があります。 |
J5 | P5.0及びP5.1は、デバッグ用です(ここではジャンパーは未使用です) |
J6 | CYBLE-212019-00モジュールのP3.5を、CY8CKIT-042-BLEのP3.5及びP2.7のどちらか一方もしくは両方とショートするために使用 |
----------------------
- Mark as New
- Bookmark
- Subscribe
- Mute
- Subscribe to RSS Feed
- Permalink
- Report Inappropriate Content
Hello,
We receive your translation, it will be published to KBA to Community.
After upload, You will receive the points as the word of KBA.
Due to the current delay of internal review, Please bear with me for the delayed the response.
It could be delayed, but it will be processed soon.
Thanks for your contribution to CDC!
Will keep you update the status.
Thanks,
Jenna Jo