Static Timing Analysis

Project : Tuner_I2C01_C43
Build Time : 04/13/20 15:44:24
Device : CY8C4247LQI-BL483
Temperature : -40C - 85C
VDDA_1 : 3.30
VDDA_CTB : 3.30
VDDD_0 : 3.30
VDDIO_0 : 3.30
VDDIO_1 : 3.30
VDDIO_2 : 3.30
VDDR_BGLS : 3.30
VDDR_HF : 3.30
VDDR_HLS : 3.30
VDDR_LF : 3.30
VDDR_SYN : 3.30
Voltage : 3.3
Expand All | Collapse All | Show All Paths | Hide All Paths
+ Timing Violation Section
No Timing Violations
+ Clock Summary Section
Clock Domain Nominal Frequency Required Frequency Maximum Frequency Violation
CapSense_ModClk(FFB) CapSense_ModClk(FFB) 188.235 kHz 188.235 kHz N/A
CapSense_SnsClk(FFB) CapSense_SnsClk(FFB) 188.235 kHz 188.235 kHz N/A
CyECO CyECO 24.000 MHz 24.000 MHz N/A
CyHFClk CyHFClk 48.000 MHz 48.000 MHz N/A
CapSense_ModClk CyHFClk 188.235 kHz 188.235 kHz N/A
CapSense_SnsClk CyHFClk 188.235 kHz 188.235 kHz N/A
EZI2C_SCBCLK CyHFClk 8.000 MHz 8.000 MHz N/A
CyILO CyILO 40.000 kHz 40.000 kHz N/A
CyIMO CyIMO 48.000 MHz 48.000 MHz N/A
CyLFClk CyLFClk 40.000 kHz 40.000 kHz N/A
CyRouted1 CyRouted1 48.000 MHz 48.000 MHz N/A
CySysClk CySysClk 48.000 MHz 48.000 MHz N/A
CyWCO CyWCO 32.768 kHz 32.768 kHz N/A
EZI2C_SCBCLK(FFB) EZI2C_SCBCLK(FFB) 8.000 MHz 8.000 MHz N/A