SPI NVSRAMのHOLD*ピンについて- Community Translated (JA)

Version 2

    Community Translated by KaKi_1384211        Version: **

     

    Translation - English: HOLD* signal in SPI  NVSRAM

     

    質問:

    シリアルNVSRAMHOLD*ピン(アクティブLow) がアサートされている際、ライン(シリアル入力SI、シリアル出力SO

    または クロックSCK) Lowにプルダウンする必要がありますか?

     

    回答:

    HOLD*ピンをアサートするためには、最初にSCKLowにする必要があります。

    HOLD*ピンがアサートされる(Lowになる) と、シルアル転送は中断、または 一時停止され、進行中のSPI通信はリセットされません。

    この状況下ではSIラインの入力は無視され、SOラインは高インピーダンス状態になります。

    HOLD*信号がアサートされている間、SCKラインがトグルする場合があります。

    中断されたSPI通信を再開するためにHOLD*信号をディアサート(Highになる) する場合、HOLD*Highにする前にSCKLowにする

    必要があります。